## **ELECTRÓNICA FUNDAMENTAL**

# INFORME LABORATORIO 3:

## **Transistores**

### **GRUPO: B3**

| Nombre               | CI          | email                                |
|----------------------|-------------|--------------------------------------|
| Federico Bello       | 4.993.837-3 | federico.bello@fing.edu.uy           |
| Gonzalo Chiarlone    | 5.110.058-6 | gonzalo.chiarlone@fing.edu.uy        |
| Tomas Gonzalez       | 5.164.667-3 | tomas.gonzalez.rodriguez@fing.edu.uy |
| Guillermo Von Sanden | 4.989.249-4 | guillermo.von.sanden@fing.edu.uy     |

Instituto de Ingeniería Eléctrica Facultad de Ingeniería Universidad de la República

### Índice

| 1. | Am   | plificador source común polarizado fijando la tensión de gate | 4   |
|----|------|---------------------------------------------------------------|-----|
|    | 1.1. | Armado                                                        | 4   |
|    | 1.2. | Medidas                                                       | 4   |
|    |      | 1.2.1. Punto de Operación                                     | 4   |
|    |      | 1.2.2. Ganancia del Circuito                                  | 5   |
|    |      | 1.2.3. Frecuencias de corte y ancho de banda                  | 6   |
|    |      | 1.2.4. Excursión de salida                                    | 7   |
| 2. | Fue  | nte de corriente                                              | 8   |
|    | 2.1. | Armado                                                        | 8   |
|    |      | 2.1.1.                                                        | 8   |
|    |      | 2.1.2.                                                        | 8   |
|    |      | 2.1.3.                                                        | 9   |
|    |      | 2.1.4.                                                        | 9   |
|    | 2.2. | Medidas                                                       | 9   |
|    |      | 2.2.1. Punto de Operación                                     | 9   |
| 3. | Am   | plificador source común polarizado en corriente               | 11  |
|    | 3.1. | Armado                                                        | 11  |
|    | 3.2. | Medidas                                                       | 11  |
|    |      | 3.2.1. Punto de Operacion                                     | 11  |
|    |      | 3.2.2. Ganancia del circuito                                  | 11  |
|    |      | 3.2.3. Frecuencias de corte y ancho de banda                  | 12  |
|    |      | 3.2.4. Excursión de salida                                    | 13  |
|    |      | 2.2.5 Canancia sin DI                                         | 1 / |

# Amplificador source común polarizado fijando la tensión de gate

#### 1.1. Armado

En la figura 1 se ve el diagrama del circuito realizado, indicando las conexiones del transistor (en verde) y al *Analog Discovery* (en naranja).



Figura 1: Conexiones del amplificador utilizando solo 1 nMMOS

Siguiendo las cuentas del anexo 1, se decidieron utilizar componentes de valores:

$$R_1 = 4,7k\Omega$$

$$R_2 = 6,6k\Omega$$

$$R_D = 6,6k\Omega$$

$$C = 0,47\mu F$$

#### 1.2. Medidas

#### 1.2.1. Punto de Operación

i.

Fijando la señal de entrada  $V_{in}$  en cero, se tomaron las medidas para  $V_G$  y  $V_{out}$ . Se presentan tanto la señal medida como la simulada y la teórica en la tabla 1.

ii.

Se utilizo el multimetro para medir el valor de la resistencia  $R_D$ , obteniendo un valor de  $6.4k\Omega$ . Con los

|           | Valores medidos | Valores simulados | Valores teóricos |
|-----------|-----------------|-------------------|------------------|
| $V_G$     | 1.61 V          | 2.08 V            | 2.16 V           |
| $V_{out}$ | 2.03 V          | 2.14 V            | 2.55 V           |

Cuadro 1: Valores teóricos, simulados y medidos para la tensión por el gate y por la salida, con entrada nula.

valores medidos se puede calcular la corriente utilizando la Ley de Ohm:

$$I_D = \frac{V_{DD} - V_O}{R_D} = 464\mu A$$

iii.

Se ve una diferencia significativa ( $\sim 10\%$ ) entre la corriente calculada y la medida. Esto se debe a la tensión de Early, la cual no fue tenida en cuenta en el anexo al momento de realizar los cálculos.

#### 1.2.2. Ganancia del Circuito

i.

Para realizar las medidas se utilizo una sinusoide de 100mV y 1kHz. De esta forma se aseguro de estar dentro de la banda pasante, sin superar el umbral de la distorsión por corte y no saturación.

ii.

En la tabla 2 se observan la ganancia medida, simulada y teórica del circuito para una entrada de 100mV y 1kHz

|   | Valores medidos | Valores simulados | Valores teóricos |
|---|-----------------|-------------------|------------------|
| A | $6.1rac{V}{V}$ | $5.8\frac{V}{V}$  | $5,4\frac{V}{V}$ |

Cuadro 2: Valores teóricos, simulados y medidos para la tensión ganancia del circuito.

Para el valor teórico, se utilizó la siguiente expresión:

$$\frac{v_o}{v_i} = -g_m(R_D \parallel r_o)$$

donde  $r_o$  y  $g_m$  son los valores del modelo de pequeña señal:

$$r_o = \frac{V_A}{I_D}$$
 
$$g_m = \sqrt{\frac{2I_D}{\beta(1+\delta)}}$$

iii.

Nuevamente, el efecto de la tensión de Early no es despreciable, dado que no se cumple que  $r_o\gg R_D$ 

$$r_0 = 40k\Omega$$

$$R_D = 6.6k\Omega$$



Figura 2: Respuesta en frecuencia del circuito

#### 1.2.3. Frecuencias de corte y ancho de banda

i.

Para una entrada de 100mV y 120Hz la salida tiene un valor de 436mV, lo que corresponde a una ganancia de 12,7dB. Este valor es acorde a la ganancia del circuito, ya que esta tiene un valor de 15,5dB, es decir, una ganancia 3dB mayor a la ganancia en la frecuencia de corte.

#### ii.

En la tabla 3 se presentan la frecuencia de corte inferior para el circuito en cuestión.

| Valores medidos | Valores simulados | Valores teóricos |
|-----------------|-------------------|------------------|
| 120 Hz          | $120~\mathrm{Hz}$ | 123 Hz           |

Cuadro 3: Valores teóricos, simulados y medidos para la frecuencia de corte inferior  $f_1$ .

#### iii.

La frecuencia de corte superior tiene un valor de 520kHz, por lo tanto el ancho de banda es BW=520kHz-120Hz=520KHz

#### iv.

En la figura 2 se ve la respuesta en frecuencia del circuito, donde se puede apreciar fácilmente la frecuencia de corte inferior, superior y la ganancia.



Figura 3: Señal de salida con distorsión. Entrada de 1.2V

#### 1.2.4. Excursión de salida

#### i.

En la figura 3 se observa la salida para una entrada de 1kHz y 1,2V. Se observa claramente la distorsión por corte y no saturación.

#### ii.

En la figura 4 se observa la salida para una entrada de 1kHz y 210mV, el cual es el máximo valor de entrada para la cual la salida no distorsiona.

#### iii.

En la tabla 4 se ven los valores de la excursión de salida, la cual es el máximo valor posible de salida sin que la misma distorsione. Como se aprecia, el valor medido se aleja de forma no despreciable del calculado teóricamente.



Figura 4: Señal de salida sin distorsión. Entrada de 210mV

| Valores medidos | Valores simulados | Valores teóricos |
|-----------------|-------------------|------------------|
| 1.21 V          | 0.94V             | 1.7 V            |

Cuadro 4: Valores medidos, simulados y teóricos de la excursión de salida.

#### iv.

Al realizar los cálculos en los anexos, se utilizaron ciertas aproximaciones para no tener en cuenta efectos de segundo orden, como puede ser la tensión de Early.

#### 2. Fuente de corriente

#### 2.1. Armado

#### 2.1.1.

En el mismo, el transistor M3 estará siempre en zona de saturación. Además, como se desea implementar un espejo de corriente el transistor M2 debe estar también en zona de saturación.

#### 2.1.2.

Dado el diagrama de la figura 5, se ve como la tensión de gate de ambos transistores es igual. Además, la corriente por cada transistor es  $I_D = 500 \mu A$ . Utilizando que los transistores se encuentran en zona de saturación:

$$I_D = \frac{\beta}{2(1+\delta)} (V_{BG} - V_{to})^2$$

Luego, despejando  $V_{BG}$  y utilizando que  $V_{BG} = V_{DD} - V_G$ :

$$V_G = V_{DD} - \sqrt{\frac{2I_D(1+\delta)}{\beta}} - V_{to}$$

Por otro lado:

$$V_G = RI_D$$

Finalmente, como se desea que la corriente valga  $I_D=500\mu A$ 

$$R_B = 5.12 k\Omega$$

#### 2.1.3.

Dado que el valor de la resistencia  $R_B$  debe ser lo mas cercano posible a  $5,12k\Omega$ , se la implemento con una resistencia de  $4,7k\Omega$  y un preset obteniendo así un valor de  $R_B=5,18k\Omega$ .

#### 2.1.4.

En la figura 5 se ve el diagrama del circuito realizado, indicando las conexiones del transistor (en verde) y al *Analog Discovery* (en naranja).



Figura 5: Conexiones de la fuente de corriente

#### 2.2. Medidas

#### 2.2.1. Punto de Operación

i.

Se el preset para llegar a la resistencia indicada anteriormente. Luego se midio la tension de gate y de

salida sin ninguna entrada, obteniendo:

$$V_G = 2,28V$$

$$V_{out} = 2,38V$$

ii.

Como se indico anteriormente, la resistencia  $R_B$  tiene un valor de  $R_B=5,18k\Omega$ , mientras que la resistencia utilizada como carga uno de  $R_{carga}=4,65k\Omega$ 

iii.

El valor de la resistencia colocada no puede ser muy grande ni muy pequeño. Esto se debe a que si se coloca una muy grande, el voltaje en el drain aumenta, disminuyendo  $V_{BD}$  Esto provoca que el transistor M2 salga de la zona de saturación y entre en la zona lineal.

Por otro lado, si el valor de la resistencia es muy pequeño, el voltaje del drain del transistor disminuye, aumentando  $V_{BD}$  De esta manera, el transistor se mantiene en la zona de saturación, sin embargo, la caída de tensión en la resistencia sera muy pequeña, ocasionando fallas en la medición y volviendo los efectos de segundo orden no despreciables.

iv.

Al medir la corriente por RB y la corriente  $I_{out}$  se obtuvieron los siguiente resultados:

$$I_{out} = 520 \mu A$$

$$I_B = 490\mu A$$

$$I_{B,teo} = 500 \mu A$$

Las corrientes medidas por  $I_B$  (490  $\mu$ A) e  $I_{out}$  (520  $\mu$ A) difieren debido a efectos de segundo orden y al efecto de Early, relacionados con los diferentes voltajes de drain en los transistores. La corriente teórica por  $I_B$  ( $I_{B,teo}=500~\mu$ A) también varía por estas razones. En conjunto, estas diferencias subrayan la influencia de los efectos de segundo orden y el efecto de Early en las corrientes reales del circuito.

### 3. Amplificador source común polarizado en corriente

#### 3.1. Armado

En la figura 6 se ve el diagrama del circuito realizado, indicando las conexiones del transistor (en verde) y al *Analog Discovery* (en naranja).



Figura 6: Diagrama del circuito de la parte 3

#### 3.2. Medidas

#### 3.2.1. Punto de Operacion

En la tabla 5 se presentan los valores medidos, simulados y teóricos para la tensión en todos los nodos del circuito cuando la entrada es nula.

#### 3.2.2. Ganancia del circuito

i.

Para medir la ganancia del circuito se utilizó una sinusoide de 50 mV de amplitud y frecuencia 10 kHz.

ii.

En la siguiente tabla se muestran los resultados medidos, simulados y teóricos.

|                   | Valores medidos | Valores simulados | Valores teóricos |
|-------------------|-----------------|-------------------|------------------|
| $V_{G2} = V_{G3}$ | 2.57 V          | 2.53 V            | 2.28 V           |
| $V_{out}$         | 11 mV           | 0 V               | 0 V              |
| $V_{G4}$          | 1.99 V          | 2.16 V            | 2.16 V           |
| $V_{S2} = V_{D4}$ | 2.10 V          | 2.16 V            | 2.16 V           |

Cuadro 5: Valores teóricos, simulados y medidos de tensión en los nodos intermedios, con entrada nula.

|   | Valores medidos   | Valores simulados | Valores teóricos  |
|---|-------------------|-------------------|-------------------|
| A | $6,64\frac{V}{V}$ | $6,30\frac{V}{V}$ | $6,30\frac{V}{V}$ |

Cuadro 6: Valores teóricos, simulados y medidos para la tensión ganancia del circuito.

#### iii.

La ganancia del circuito se ve limitada por la tensión de Early debido a que, cuando esta aumenta, también lo hace la resistencia  $r_0$  asociada al transistor y esto hace que la ganancia disminuya.

#### 3.2.3. Frecuencias de corte y ancho de banda

i.

Para una entrada de amplitud 50 mV y con la frecuencia de corte se obtuvo una salida de 253 mV.

#### ii.

En la tabla 7 se presentan los valores de la frecuencia de corte.

| Medida | Simulada | Teórica |
|--------|----------|---------|
| 113 Hz | 99 Hz    | 115 Hz  |

Cuadro 7: Valores de las frecuencias de corte inferior medida, simulada y teórica.

#### iii.

La frecuencia de corte superior es de 353 kHz, al igual que el ancho de banda.

#### iv.

En la figura 7 se ve la captura del diagrama de Bode generado por Waveforms para entradas de amplitud  $50 \mathrm{mV}$  y de frecuencias desde 1 Hz hasta 1 MHz



Figura 7: Diagrama de Bode del circuito diseñado

#### 3.2.4. Excursión de salida

#### i y ii.

En la figura 8 podemos ver la salida con la máxima excursión posible, con una entrada de 220 mV. Mientras que en la figura 9 podemos ver que con una entrada de 800mV la salida se distorsiona por el efecto de la excursión de salida. La distorsión en la parte inferior de la onda se debe al cambio de funcionamiento del transistor de saturación a zona lineal, y la distorsión en los picos superiores de la onda se explica por el corte del transistor.



Figura 8: Máxima excursión posible



Figura 9: Señal de salida con distorsión

#### iii.

En la tabla 8 se presentan los valores de la excursión de salida medido, simulado y teórico.

| Medida | Simulada | Teórica |
|--------|----------|---------|
| 1.35 V | 0.94 V   | 1.47 V  |

Cuadro 8: Excursión de salida

#### 3.2.5. Ganancia sin RL

i.

Para realizar las medidas se utilizo una señal de 50mV y 10kHz.

#### ii.

En la tabla 9 se ven los valores de la ganancia del circuito.

|   | Medida                | Simulada         | Teórica             |
|---|-----------------------|------------------|---------------------|
| A | $-20,\!80\frac{V}{V}$ | $-21\frac{V}{V}$ | $-18,90\frac{V}{V}$ |

Cuadro 9: Ganancia del circuito sin  $r_L$ 

#### iii.

La ganancia con la resistencia  $R_L$  es 6,64, mientras que sin la resistencia tiene un valor cercano a -20. Esto se debe a que al agregar la resistencia parte de la corriente del nodo  $V_{out}$  va a tierra.

Para verificar que sea coherente y poder estimar la tensión de early, es necesario primero estimar el valor

de la resistencia  $\boldsymbol{r}_o.$  Esta se puede calcular a partir de la ganancia como:

$$G = -g_m \left(\frac{r_0}{2} \parallel R_2\right) \implies r_0 = \frac{2GR_2}{Z_2 g_m - 1} = 40006\Omega$$

donde G corresponde a la ganancia,  $g_m$  a la transconductancia de gate del transistor y  $R_2$  a la resistencia correspondiente en el Teorema de Miller (869,  $1k\Omega$ ). Con esto se puede estimar la tensión de Early como:  $V_A = r_o I_D = 20{,}003V$ 

Amplificador Source común polarizado fijando la tensión de gate.

Anilisis DC - funtes AC à tierra -> capacitores en circuito abierto

Hay que verificar que se cumpla la hipótesis:

· V5 < Vp -> 0 < V6-V10 -> V6 7 V10

· VD 7, Vp - VOUT 7, VG - Vro

Preciso By Re pord sober V4

Colcub de porónetros

En My, sobemos que

gn= \(\frac{2\beta.ID}{(2+6)} = 0,95 ns

10 = VA = 40 KD

Anilisis AC - Frentes ind DC & terro

- Modelo de prequends señales

supriendo frec. medias, el contensador estó cortocircuitodo. Sustituinos por el mobelo de pequeñas seroles, asumíado que no entra corriente al pate.



Se pide ganancia mayor a 4 V/V

## Excursión de solida

Hoy que verificar que el fransistor no pose o Zona lineal o corte entrados de hasta ZoonV.

$$V_{0} 7 V_{p} = \frac{V_{AB} - V_{TO}}{(1+8)}$$
 $V_{0} - V_{0p} 7 V_{GB} - V_{TD}$ 
 $1+8$ 

$$M(n) V_{0} = V_{0} - V_{0p}$$

$$V_{0} - V_{0} - V_{0} - V_{0}$$

$$V_{0} - V_{0} - V_{0}$$

$$1 + \frac{1}{|A|(1+8)}$$

## Condición de potencia máxima

En DC: mos.

$$P_{DL} = R_1 I_0^2 + R_2 I_0^2 + R_0 I_0^2 = I_0^2 (R_1 + R_2 + R_3)$$
  
 $E_1 AU$  es O ys que se intequo un periodo de una serial sinusoidal  $= P = P_{DL} = I_0^2 (R_1 + R_2 + R_0) \le 4 \text{ mW}$ 

Frec. Je corte inf.

Free. de corte osociada al capacitor:

En Resurer:

Como suponenos saturación:

· Condicion 3:

· Condition 1:

Ahora si podemos chequest hipótesis de sat:

Como Vout = 2,55 V - 5 Se comple la hipsitesis.

## Frente de corriente

Suponiendo que los tronsistores están en saturación, y que los parámetros son los mismos, se plantea:

$$I_{D2} = I_{D3} = I_D = \frac{P}{2(1+S)} (V_G - V_{t0})^2$$
 (1)

Además panteando la corriente por PB se llega a:

Justando I y II:

$$T_{0} = \frac{\beta}{2(48)} \left( V_{0D} - T_{0}P_{3} - V_{t_{0}} \right)^{2} \implies P_{3} = \left( \sqrt{\frac{2T_{0}(1+8)}{\beta}} - V_{0D} + V_{t_{0}} \right) - \frac{1}{T_{D}}$$

$$\Rightarrow P_{3} = 5,1 \, \text{K.2.}$$

Se verifica la saturación de los tronsistores

M3:  $V_{S} < V_{P} = 7 V_{GQ7} V_{+0} + (1+8) V_{S} \Rightarrow V_{GQ7} V_{+0} \Leftrightarrow V_{DD} - I_{DPB} > V_{40}$   $\Rightarrow 2_{1}45 V_{7} 1_{1}3 V_{7}$   $V_{D2}, \frac{V_{G2} - V_{7}}{1+8} i V_{4} = V_{40} + 8V_{SB} i V_{DS} - V_{GS} \Leftrightarrow V_{G3}(1+8) 7, V_{G7} - V_{40}$   $\Rightarrow 2_{1}45 V_{7} 1_{1}3 V_{7}$   $V_{D2}, \frac{V_{G7} - V_{7}}{1+8} i V_{4} = V_{40} + 8V_{SB} i V_{DS} - V_{G3} \Leftrightarrow V_{G3}(1+8) 7, V_{G7} - V_{40}$   $\Rightarrow 2_{1}45 V_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_{7} 1_$ 

M2:  $V_{G27}$ ,  $V_{to}$ , como  $V_{G2} = V_{G3}$  se comple la designal des des designal des desi

## Parte 3

### Análisis DC

" Se modela el espejo de corriente de la parte 2 como una fuente ideal de corriente.

Dado que no entra consiente por M4, no circula corriente por RF. Tenemas entances que ID=Iavi.

Como la corriente circula por M4, este no puede estar cortado.

ap /c=ND; Nz=NB=OV

Para que M4 este en zona de saturación se necesita que  $V_0 > V_p = \frac{V_4 - V_{50}}{(1+5)}$ 

Como se tiene que In=JouT=500 n.A., podenos despejar Va de la recración de corriente del Transisolar en zona de saTuración.

- Va = 2,16V

$$V_{c} \stackrel{?}{>} \frac{V_{c}-V_{co}}{1+6} = \frac{2,6V-1,3V}{1,14} = \frac{1,14V}{1,14} \Rightarrow M4 \text{ en Saturación}.$$

## Analisis AC

Circuito para análisis Ac



Se tiene 
$$R' = \frac{r_0}{z} // RL = 6,67 H \Omega$$

$$V_0 = V_0 = V_0 = V_0 \times V_0 = V_0 \times V_0 = V_0 \times V_0 \times V_0 = V_0 \times V_0 \times V_0 \times V_0 \times V_0 = V_0 \times V_0 \times V_0 \times V_0 \times V_0 \times V_0 = V_0 \times V_0$$

Luego a partir del circuito obtenemos







$$VOUT = \frac{RL}{rWC2}$$

$$\frac{-\infty \text{ VouT} = -9 \text{ m. RL. Rt. jw}}{\text{Vi}} = \frac{-9 \text{ m. RL. Rt. jw}}{(\text{RL+Rt})(\text{jw} + \frac{7}{\text{C2.}(\text{RL+Rt})})}$$

$$= M_{A}(j\omega) = \begin{cases} -g_{m}.R_{L}.R_{z}.j\omega & = -g_{m}.R_{L}.R_{z}.(z.j\omega s: \omega(\omega)) \\ (R_{L}+R_{z})(j\omega + C_{z}(R_{L}+R_{z})) \\ -g_{m}.R_{L}.R_{z} \end{cases}$$

$$= -g_{m}.R_{L}.R_{z}.(z.j\omega s: \omega(\omega))$$

$$= -g_{m}.R_{L}.R_{z}.(z.j\omega s: \omega(\omega))$$

$$= -g_{m}.R_{L}.R_{z}.(z.j\omega s: \omega(\omega))$$

$$= -g_{m}.R_{L}.R_{z}.(z.j\omega s: \omega(\omega))$$

$$J_{b} = S_{\infty} \mu A$$
;  $V_{gb} = V_{in}$ ;  $V_{in} = V_{op}$ ;  $|A| = 6,3\frac{V}{V}$ 
 $V_{in} = \sqrt{\frac{2.J_{b}(1+\delta)}{\beta}} + V_{to} = 2,16V$ 

Terenos que la condición de no tona lineal es más restirtiva > excussiá de salida = 1,47y (Teórica)